C.LES BX,VAR; D.LEA BX,VAR
答:D
36. 指令从DX指定的端口地址读入一个字节到AL寄存器中。 A.IN DX,AL B.IN AL,DX C.INT DX,AL D.INT AL,DX
答:B
37. 下面的数据传送指令中,错误的操作是 。 A.MOV SS:[BX+DI],1000H B.MOV DX,1000H C.MOV WORD PTR[BX],1000H D.MOV DS,1000H 答:D
38. 执行INC指令除对SF.ZF有影响外,还要影响的标志位是 。 A.OF,AF,PF B.OF,AF,DF C.OF,PF,CF D.AF,PF,TF 答:A
39. 完成BX-CX→AX的错误操作是 。
A.SUB BX,CX MOV AX,BX B.SUB AX,BX SUB AX,CX C.XCHG AX,BX SUB AX,CX D.MOV AX,BX SUB AX,CX 答:C
45. 以下那条指令转移与状态位有关 。 A.JMP B.RET C.CALL D.JNE 答:A
46. 下面指令中,合理而有意义的指令是 。 A.REP LODSB B.REP SCASB C.REP CMPSB D.REP MOVSB 答:D
47. 下面程序段中,当满足条件转到NEXT标号执行时,AL中的值正确的是 CMP AL,0FBH JNL NEXT ……
NEXT:??
A.AL=80H B.AL=8FH C.AL=0F0H D.AL=0FFH
48. 执行下列三条指令后, AX寄存器中的内容是 。 MOV AX,'8' ADD AL,'9' AAA
A.0017H B.0077H C.0107H D.0071H 答:D
49. 下列指令序列执行后的BX= 。 MOV BX,0FFFCH MOV CL,2
SAR BX,CL
A.3FFFH B.0FFFFH C.0FFFCH D.0FFF5H 答:B
。 50. 子程序又称为过程,由伪操作PROC定义,由ENDP结束,属性可以是或FAR。 A.NEXT B.NEAR C.LONG FAR D.LONG NEAR 答:NEAR
51. 对于下列程序段: CLD
AGAIN:MOV ES:[DI],AL INC DI LOOP AGAIN
可用指令 完成相同的功能。 A.REP MOVSB B.REP LODSB C.REP STOSB D.REPE SCASB 答:REP MOVSB
52. 下列不正确的指令是 。 A.INC WORD PTR[BX] B.INC [BX] C.INC BYTE PTR[BX] D.INC BX
答:B
53. 下面指令执行后,变量DAB中的内容是 。 DAW DW 2A05H DAB DB 0FAH :
MOV AL,BYTE PTR DAW SUB DAB,AL
A.0DAH B.0FAH C.0F5H D.0D0H 答:C
2.1 以CPU为核心,加上存储器、I/O接口和系统总线组成。(B) A 微处理器 B 微型计算机 C 微型计算机系统 2.2 下面的说法中,不正确的是。(A) A 计算机的速度完全取决于主频 B 计算机的速度不完全取决于主频
C 计算机的速度与主频、机器周期内平均含时钟周期数和平均指令周期含平均机器周期数等有关
2.3 指令寄存器的位数取决于。(B)
A 存储器的容量 B 指令字长 C 机器字长 2.4 指令队列的作用是。( D ) A 暂存操作数地址 B 暂存操作数 C 暂存指令地址 D 暂存预取指令
2.5 8086/8088的复位信号至少维持个时钟周期的高电平有效。( D ) A 1 B 2 C 3 D 4 2.6 80X86中IP/EIP寄存器的作用是。( C ) A 保存当前栈顶地址
B 保存代码段的基地址
C 指示下一条要执行的指令地址 D 暂存当前执行的指令地址
2.7 当M/IO=0,RD=0,WR=1时,8086 CPU完成的操作是。(B)
A 存储器读 B I/O读 C 存储器写 D I/O写 2.8 当M/IO=1,RD=1,WR=0时,8086 CPU完成的操作是。( C )
A 存储器读 B I/O读 C 存储器写 D I/O写
2.9 8086有两种工作模式,即最小模式和最大模式,它由(1)B 决定。最小模式的特点是(2)A ,最大模式的特点是( 3 )C 。 (1) A BHE/S7 B C INTA D HOLD=“1” (2) A CPU提供全部的控制信号 B 由编程进行模式设定 C 不需8286收发器 D 需要总线控制器8288 (3) A M/IO引脚可直接引用
B 由编程进行模式设定 C 需要总线控制器8288 D 适用于单一处理机系统 2.10 堆栈指针的作用是用来指示。(B) A 栈底地址 B 栈顶地址 C 下一条要执行指令的地址
2.11 CPU对存储器或I/O端口完成一次读/写操作所需的时间为一个。(B) A 指令周期 B 总线周期 C 时钟周期
2.12 在8086/8088中,一个最基本的总线周期由(1)A时钟周期组成,在T1状态,CPU往总线发出(2)B信息。
(1)A 4个 B 2个 C 5个 (2)A 数据 B 地址 C 状态 2.13 微机读写控制信号的作用是。(D) A 决定数据总线上的数据流的方向 B 控制存储器读写操作的类型
C 控制流入、流出存储器信息的方向 D 以上三种作用
2.14 总线中地址线的功能是。(C) A 用于选择存储器单元
B 用于选择进行信息传输的设备
C 用于指定存储器单元和I/O设备接口电路的选择地址 2.15 80386/80486工作于虚拟保护方式时,段的最大长度可达。(A) A. 4GB B. 1MB C.4MB D. 64KB 2.1 存储周期是。(C) A. 存储器的读出时间 B. 存储器的写入时间
C. 存储器进行连续读或写操作所允许的最短时间间隔 D. 存储器进行连续写操作所允许的最短时间间隔 2.2 存储字长是指。(B)
A. 存放在一个存储单元中的二进制代码组合 B. 存放在一个存储单元中的二进制代码位数
C. 存储单元的个数
D. 寄存器的位数
2.3 在微机中,CPU访问各类存储器的频率由高到低的次序为。(A) A. Cache 内存磁盘磁带 B. 内存磁盘磁带 Cache C. 磁盘内存磁带 Cache
D. 磁盘 Cache 内存磁带
2.4 关于EPROM下面的说法中,正确的是。(D) A. EPROM 是不能改写的
B. EPROM 是可改写的,故是一种随机读写存储器 C. EPROM 只能改写一次
D. EPROM 是可改写的,但它不能作为随机读写存储
2.5 一个具有24根地址线的微机系统中,装有16KB ROM、480KB RAM和 100MB的硬盘,说明其内存容量为。(A)
A. 496KB B. 16MB C.100.496MB D. 100MB
2.6 设存储器的地址线为20根,存储单元为字节,使用全译码方式组成存储器。该系统构成需要64K×1位的存储器芯片的数量为块。(D)
A. 16 B. 32 C. 64 D. 128
2.7 在存储器连线时,线片控制采用(1)方式时,不存在(2)的问题,即所分配的地址是连续的。 (A. C)
A. 全译码 B. 线选控制 C. 地址重叠 D. 地址浮动
2.8 在某一存储器系统中,设有只读存储器10KB,随机 存储器54KB,使用16位地址来寻址,其中,只读存 储器位于低地址段,其地址范围为。(A) A. 0000 ~ 27FFH B. 0000 ~ 0FFFH
C. 0000 ~ 3FFFH D. 0000 ~ 4AFFH 2.9 8086系统中,设BUFFER为内存数据段的一个偶地址单元,当A0=0且BHE=0时,可能执行的指令为。(B) A MOV BYTE PTR BUFFER,AL B MOV AX,WORD PTR BUFFER
C MOV AL , BYTE PTR BUFFER+1 D MOV WORD PTR BUFFER+1,AX
2.1 从硬件的角度而言,采用硬件最少的数据传送方式是。(D) A. DMA控制 B. 中断传送
C.查询传送 D. 无条件传送
2.2 查询方式输入/输出时,在I/O接口中设有状态寄存器,通过它来确定I/O设备是否准备好。输入时,准备好表示(1),输出时准备好表示(2)。(A,B)
(1)A.稳定 B.已空 C.已满
(2)A.稳定 B.已空 C.已满
2.3 按微机系统中与存储器的关系,I/O端口的编址方式分为。(D) A. 线性和非线性编址 B. 集中和分散编址
C. 重叠和非重叠编址 D. 统一和独立编址
2.4 在I/O接口的各种寄存器中必须具有三态输出功能。(C) A. 控制寄存器 B.数据缓冲寄存器 C.状态寄存器
2.5 I/O口与主机信息的交换采用中断方式的特点是。(B) A. CPU与设备串行工作,传送与主程序串行工作 B. CPU与设备并行工作,传送与主程序串行工作 C. CPU与设备并行工作,传送与主程序并行工作 D. CPU与设备串行工作,传送与主程序并行工作
2.6 在数据传送过程中,数据由串行变为并行,或由并行变为串行,这种转换是通过接口电路中的实现的。(B)
A. 数据寄存器
B. 控制寄存器 C. 锁存器 D. 移位寄存器
2.7 主机与设备传送数据时,采用,CPU的效率最高。(C) A. 程序查询方式 B. 中断方式 C. DMA方式 2.8 CPU在时响应中断。(D) A. 取指周期结束 B. 外设提出中断申请
C. INTR为高电平 D. 一条指令结束
2.9 在DMA数据传送方式中,实现地址的修改与传送字节数技术的主要功能部件是。(D)
A. CPU B. 运算器
C. 存储器 D. DMAC 1.1 Intel 8255A使用了个端口地址。(D)
A. 1 B. 2 C. 3 D. 4 1.2 8255A中的工作方式控制字一定。(C)
A. 不等于80H B. 小于等于80H C. 大于等于80H
1.3 一台微机化仪器采用8255A芯片作为数据传送接口,并规定使用地址总线的最低两位做芯片内部寻址,已知芯片A口地址为0F4H,则当CPU执行输出指令访问0F7H端口时,其操作为。(C)
A. 数据从端口C送数据总线
B. 数据从数据总线送端口C C. 控制字送控制寄存器
D. 数据从数据总线送端口B
1.4 下列可用作为简单输入接口的电路是。(B)
A. 译码器 B.三态缓冲器 C. 反相器 D. 锁存器 1.5 在Intel 8255A中可以进行按位置位/复位的端口是。(C) A. 端口A B.端口B C. 端口C D. 控制口 1.6 8255A能实现双向传送功能的工作方式为。(C)
A. 方式0 B. 方式1 C. 方式2 D. 方式3
1.7 并行接口和串行接口的区别主要表现在之间的数据传输前者是并行,后者是串行。(B)
A. 接口与CPU B.接口与外设 C. 接口与CPU及外设 D.接口与内存 1.8 并行通信与串行通信相比,具有的优点。(A)