国外喷泉技术(4)

2019-05-17 10:30

REC/: 引脚1,录音控制端。该端为低电平时,芯片进入录音状态,录

音期间该端必须保持低电平。REC/信号的优先级高与PLAYL/和PLAYE/两种放音信号。

3.2.3声音信号采集接口电路原理图

图3.4 声音信号采集接口电路原理图

3.3 A/D转换芯片ADC0809介绍

3.3.1 ADC0809封装引脚含义

ADC0809是8通道8位CMOS逐次逼近式A/D转换芯片,片内有模拟量通道选择开关及相应的通道锁存、译码电路,A/D转换后的数据由三态锁存器输出,由于片内没有时钟需外接时钟信号。

芯片的引脚如图3.5所示,各引脚功能如下: IN0~IN7:八路模拟信号输入端。

16

ADD-A、ADD-B、ADD-C:三位地址码输入端。

CLOCK:外部时钟输入端。CLOCK输入频率范围在10~1280KHz,典型值为640KHz,此时A/D转换时间为100us。51单片机ALE直接或分频后可与CLOCK相连。

D0~D7:数字量输出端。

OE:A/D转换结果输出允许控制端。

当OE为高电平时,允许A/D转换结果从D0~D7端输出。

ALE:地址锁存允许信号输入端。

八路模拟通道地址由A、B、C输入,在ALE信号有效时将该八路地址锁存。

START:启动A/D转换信号端。

当START端输入一个正脉冲时,将进行A/D转换。 EOC:A/D转换结束信号输出端。

当A/D转换结束后,EOC输出高电平。 Vref(+)、Vref(-):正负基准电压输入端。 基准正电压的典型值为+5V。

图3.5 ADC0809封装引脚图

17

3.3.2 ADC0809并行模数转换电路原理图

图3.6 ADC0809并行模数转换电路原理图

3.4 D/A转换芯片DAC0832介绍

3.4.1 DAC0832封装引脚含义

DAC0832是8位D/A转换器,它采用CMOS工艺制作,具有双缓冲器输入结构,其引脚排列如图3.7所示。

图3.7 DAC0832引脚图

18

DI0~DI7:转换数据输入端。 CS:片选信号输入端,低电平有效。

ILE:数据锁存允许信号输入端,高电平有效。 WR1:第一写信号输入端,低电平有效。 Xfer:数据传送控制信号输入端,低电平有效。 WR2:第二写信号输入端,低电平有效。

Iout1:电流输出1端,当数据全为1时,输出电流最大;数据全为0时,输出电流最小。

Iout2:电流输出2端。DAC0832具有:Iout1+Iout2=常数的特性。 Rfb:反馈电阻端。

Vref:基准电压端,是外加的高精度电压源,它与芯片内的电阻网络相连接,该电压范围为-10V~+10V。

3.4.2 DAC0832并行数模转换电路原理

DAC0832内部有两个寄存器,而这两个寄存器的控制信号有五个,输入寄存器由ILE、CS、WR1控制,DAC寄存器由WR2、Xref控制,用软件指令控制这五个控制端可实现三种工作方式:直通方式、单缓冲方式、双缓冲方式。

直通方式是将两个寄存器的五个控制端预先置为有效,两个寄存器都开通只要有数字信号输入就立即进入D/A转换。

单缓冲方式使DAC0832的两个寄存器中有一个处于直通方式,另一个处于受控方式,可以将WR2和Xref相连再接到地上,并把WR1接到单片机的WR上,ILE接高电平,CS接高位地址或地址译码的输出端上。

双缓冲方式把DAC0832的输入寄存器和DAC寄存器都接成受控方式,这种方式可用于多路模拟量要求同时输出的情况下。

三种工作方式区别是:直通方式不需要选通,直接D/A转换;单缓冲方式一次选通;双缓冲方式二次选通。

DAC0832并行数模转换电路原理如图3.8所示。

19

图3.8 DAC0832并行数模转换电路原理图

20


国外喷泉技术(4).doc 将本文的Word文档下载到电脑 下载失败或者文档不完整,请联系客服人员解决!

下一篇:网络语言对中学生生活的影响(1003)

相关阅读
本类排行
× 注册会员免费下载(下载后可以自由复制和排版)

马上注册会员

注:下载文档有可能“只有目录或者内容不全”等情况,请下载之前注意辨别,如果您已付费且无法下载或内容有问题,请联系我们协助你处理。
微信: QQ: