EDA(二)实验报告
四、设计原理
1、 脉冲发生器 (1)2分频电路
2分频电路是由一个D 触发器和一个非门实现,通过将D触发器的与D端连在一起就可从Q端得到2分频信号,如图:
仿真波形图如下:
2分频电路封装图如下:
第 6 页 共 23 页
EDA(二)实验报告
(2)3分频电路 如图:
仿真波形图如下:
3分频电路封装图如下:
(3)10分频电路 电路图如下:
第 7 页 共 23 页
EDA(二)实验报告
仿真波形图如下:
10分频电路封装图如下:
(4)1000分频电路
1000分频电路可用3个10分频电路串联而成。 电路图如下:
1000分频电路封装图如下:
(5)脉冲分频总电路
根据脉冲发生电路的过程图,我们可以得到分频总电路,如下图所示:
第 8 页 共 23 页
EDA(二)实验报告
脉冲分频总电路封装图如下:
2、计数器设计
(1)模60计数器
74160是8421BCD方式计数,将计数信号送进7447后,可直接驱动数码管显示,不需要经过码转换。时钟要显示十位和个位,所以模60计数器是由两个74160构成,分别作为个位和十位。每当个位计数到1001时,RCD送1,将十位的ENT置位,十位计1,当十位计数到0101,个位计数到1001时(59),此时两个计数器重新从0开始。LDN低有效,在59时,个位QD QA ,十位QC QA为1时与EN通过与非送LDN,计数器置位为0。
电路图如下:
仿真波形图如下:
第 9 页 共 23 页
EDA(二)实验报告
电路封装图如下:
(2)模24计数器
原理同模60,个位为0011(3),十位为0010(2)时置数为0,个位QB,QA和十位QB和EN经与非门送入LDN。
仿真波形图如下:
电路封装图如下:
(3)模8计数器
星期显示是1~6,8,8表示星期日(在数码管显示时,可以将8 理解为星期日),所以用一个模8循环计数器,利用状态置位法置位,在0110和1000时置的值不同。
观察下面的状态图可以发现,在循环圈中存在两个跳跃点,第一个跳跃点为0110,第二个跳跃点为1000,在这两个跳跃点上,计数器将不再按照加1 的规律计数,而需要跳过几个连续的状态,我们可以借助于卡诺图进行求解置数控制信号LD 和预置值输入信号DCBA 的函数表达式。
第 10 页 共 23 页