北邮数电实验上 实验一(3)

2020-11-29 01:00

QuartusII原理图输入法设计与实现

计算机(QuartusII软件),数字系统与逻辑设计实验开发板

三.设计思路和原理图

[半加器设计]

1.半加器的应有两个输入值,两个输出值。A表示加数,B表示被加数,S表示半加和,C表示向高位的进位。

2.由数字电路与逻辑设计理论知识可知,半加器的逻辑表达式为:

S=A⊕BC=AB

3.选择两个逻辑门:异或门和与门。A,B为异或门和与门的输入,S为异或门的输出,C为与门的输出。

4.利用QuartusII仿真实现其逻辑功能,并生成新的半加器图形模块单元。

原理图如下:

[全加器设计]

1.全加器可以由两个半加器和一个或门构成。全加器有三个输入值,两个输出值: 为加数, 为被加数, 1

为低位向高位


北邮数电实验上 实验一(3).doc 将本文的Word文档下载到电脑 下载失败或者文档不完整,请联系客服人员解决!

下一篇:2019【部编版】九年级语文下册名著导读《儒林外史》、《简·

相关阅读
本类排行
× 注册会员免费下载(下载后可以自由复制和排版)

马上注册会员

注:下载文档有可能“只有目录或者内容不全”等情况,请下载之前注意辨别,如果您已付费且无法下载或内容有问题,请联系我们协助你处理。
微信: QQ: