QuartusII原理图输入法设计与实现
的进位。
2.由数字电路与逻辑设计理论知识可知,全加器的逻辑表达式为:
S= ⊕ ⊕ 1
=( ⊕ ) 1+
3.利用全加器的逻辑表达式和半加器的逻辑功能,实现全加器。 原理图如下:
四.仿真波形图及波形分析
设置输入A、B、C的周期,即可模拟真值表中000~111的八个输入状态,由此仿真出的结果即为真值表的F的取值。其中,A为最高位,B为中间位,C为最低位,故TA=2TB=4TC,具体数值根据元件工作频率计算得出。
[半加器]
QuartusII原理图输入法设计与实现
的进位。
2.由数字电路与逻辑设计理论知识可知,全加器的逻辑表达式为:
S= ⊕ ⊕ 1
=( ⊕ ) 1+
3.利用全加器的逻辑表达式和半加器的逻辑功能,实现全加器。 原理图如下:
四.仿真波形图及波形分析
设置输入A、B、C的周期,即可模拟真值表中000~111的八个输入状态,由此仿真出的结果即为真值表的F的取值。其中,A为最高位,B为中间位,C为最低位,故TA=2TB=4TC,具体数值根据元件工作频率计算得出。
[半加器]