Cadence-SI-Simulation - 图文(3)

2019-09-01 09:46

<实例操作演示>

第六部分:执行仿真

在SigXplorer环境下主要可执行3类仿真:EMI,Refletion以及Crosstalk 以Reflection仿真为例介绍仿真过程:

在SigXplorer窗口下部的Measurements标签下选择Reflection项,下面主要内容包括buffer -delay,first-incident,glitch,monotonic,noise-margin,overshoot,propagation-delay,settle-delay,switch-delay。

下面的图显示了各测试项目的具体含义:

First Incident Rule

Veri?es that the receiver pin transition occurs approximately in sync with the propagation delay plus the actual rise/fall time observed at the driver. Typically, if the transition does not occur on this ?rst transmission of the edge, it occurs much later with re?ections

matching some odd multiple of the propagation delay (for example, 3x, 5x, and so on, the length delay). The failure is ?agged if the time is greater than 1.5 times the expected time of propagation plus the rise or fall time.

接下来,需要设置driver的激励,如下图:

设置完成后,就可以进行仿真了。点击signal simulate按钮执行仿真,然后会弹出仿真波形窗口。

同时在SigXplorer窗口的下部的Results标签也会以表格的形式显示仿真的结果。

<实例操作演示>

第七部分:设置约束条件并添加到PCB

在 SigXplorer打开相应的拓朴结构,然后执行 Set -> Constraints?启动 Set Topology Constrains 界面

Switch-Settle标签

Driver:从左边的 Pins列表框中选取。 Receiver:从左边的 Pins列表框中选取。

Min First Switch Delays:Rise/Fall:该两项值填写一样,为时序计算得到的Tfight_time_min值。

Max Final Settle Delays:Rise/Fall:该两项值填写一样,为时序计算得到的Tfight_time_max值。

Add:为添加规则。 Modify:为修改规则。 Delete:为删除规则。


Cadence-SI-Simulation - 图文(3).doc 将本文的Word文档下载到电脑 下载失败或者文档不完整,请联系客服人员解决!

下一篇:保函

相关阅读
本类排行
× 注册会员免费下载(下载后可以自由复制和排版)

马上注册会员

注:下载文档有可能“只有目录或者内容不全”等情况,请下载之前注意辨别,如果您已付费且无法下载或内容有问题,请联系我们协助你处理。
微信: QQ: