Cadence-SI-Simulation - 图文(4)

2019-09-01 09:46

Prop-Delay标签

From:约束传输线的起点节点名。 To:约束传输线的终止节点名。

Rule Type:规则类型,分为 Delay(延时) 、Length(长度)和%Manhattan(曼哈顿)长度百分比。可以选 Delay,约束延时时间;如果要约束线长,则选 Length。 Min Delay:最小延时量。 Max Delay:最大延时量。

Rel-Prop-Delay标签

对于一些有相对延时要求的网络,可以在该处设置相对延时值。

Rule Name:相对延时网络的规则名,具有相同规则命名的网络为同一组相对延时网络。 From:约束传输线的起点节点名。 To:约束传输线的终点节点名。

Scope:约束规则的适用范围。分为:Local 和 Global。Local为一个网络内部匹配,Global 为具有相同规则名的不同网络之间的匹配。 Delta Type:Delta值的类型。 Delta:相对约束值。 Tol Type:误差类型。

Tolerance:误差值。也就是允许相对约束值在多大范围内变动。 这部分需要事先在约束管理器里设好匹配群组。

Wiring标签

Topology组合框

Mapping Mode:指拓扑结构与 PCB中的网络结构之间的匹配方式。通常设为 Pinuse and Refdes。 Schedule:拓扑结构类型,可根据具体的要求进行设定,如果没有特殊要求可使用 Template。 Verify Schedule:选择 Yes。 Physical组合框

Stub Length:Stub 长度。Stub 线俗称“线头” ,比如菊花链形式的连线中进入管脚的分支线长度。一般可设一个小值。

Max Via Count:网络中的最大过孔数。 Total Etch Length:网络的总线长。 EMI组合框一般不设置。

Impedance标签页设置走线阻抗。

设置完成后,保存拓扑文件。

然后在约束管理器中导入拓扑约束:

(1)选择菜单 File=》Import=》Electrical Csets,在路径当中找到并选择加上约束的拓朴文件。

(2)选择左边的列表的 Electrical Constraint Sets=》All Constraints,点击拓朴名前面的“+”号,可以看到延迟的管脚对。

(3)选择左边的列表的 Net=》Routing=》Min/Max Propagation Delays

(4)用鼠标在网络列表里框选住适用此约束的网络, 或者按住键盘的 Ctrl 键然后再用鼠标逐一点取上述的网络,右键选择菜单 Create=》Bus,输入 bus 名,这时选中的网络已经被移到网络列表的上边了,并且是总线的形式。 (5)点击该总线,再点击 Reference Electrical Csets列,出现的 Electrical Csets Reference 窗口,选择要加的约束名,如下图所示:

(6) 点击 OK 按钮关闭 Electrical Csets Reference 窗口

(7)点击 Colse 按钮关闭 Electrical Cset Apply Information 窗口

(8)点击总线前面的“+”号,可以看到 Propagation Delays 的约束已经加上了

<实例操作演示>

如果这时候有约束违背,则在约束管理器里会用红色标出,在PCB图上也会有DRC标志。调整PCB布线,直到满足约束条件,DRC标志消失。

PCB布线完成后,还可以继续提取网络拓扑做仿真分析,过程与前述类似。


Cadence-SI-Simulation - 图文(4).doc 将本文的Word文档下载到电脑 下载失败或者文档不完整,请联系客服人员解决!

下一篇:保函

相关阅读
本类排行
× 注册会员免费下载(下载后可以自由复制和排版)

马上注册会员

注:下载文档有可能“只有目录或者内容不全”等情况,请下载之前注意辨别,如果您已付费且无法下载或内容有问题,请联系我们协助你处理。
微信: QQ: