The Fundamentals of Digital Semiconductor Testing(chinese) -(10)

2019-09-02 17:18

图4-13.等效电路 故障寻找

动态电流测试的故障寻找和Gross IDD也是大同小异,datalog中的测试结果也无非三种:

1. 电流在正常范围,测试通过; 2. 电流高于上限,测试不通过; 3. 电流低于下限,测试不通过。

Datalog of: Dynamic IDD Current using the DPS Pin Force/rng Meas/rng Min Max Result DPS1 5.25v/10v 12.4ma/25ma -1ma +18ma PASS

同样,当测试不通过的情况发生,我们要就要找找非器件的原因了:将器件从socket上拿走,运行测试程序空跑一次,和GrossIDD及静态IDD一样,测试结果应该为0电流;如果不是,则表明有器件之外的地方消耗了电流,我们就得一步步找出测试硬件上的问题所在并解决它,比如移走Loadboard再运行程序,这样就可以判断测试机是否有问题。我们也可以用精确点的电阻代替器件去验证测试机的结果的精确度。

测试动态IDD时,PMU上的时间延迟应该被考虑到,这需要我们做一些试验性的工作以确定这些因素。在一些特殊情况中,甚至需要使用Relay在测量电流前将旁路电容断开以确保测量结果的精确。在单颗DUT上重复测试时,动态电流测试的结果也应该保持一致性,且将DUT拿开再放回重测的结果也应该是一致和稳定的。

十二、入电流(IIL/IIH)测试

IIL是驱动低电平(L)时的输入(I)电流(I),IIH则是驱动高电平(H)时的输入(I)电流(I)。下表是256 x 4静态RAM的IIL/IIH参数说明: Parameter IIL,IIH 测试目的

IIL测试测量的是输入管脚到到VDD的阻抗,IIH测量的则是输入管脚到VSS的阻抗。此项测试确保输入阻抗满足参数设计要求,并保证输入端不会吸收高于器件规格书定义的IIL/IIH电流。另外,这也是验证和发现COMS工艺制程中是否存在问题的好方法。IIL/IIH测试方法有不少,下面一一表述。 串行(静态)测试法

进行IIL测试时,首先电源端施加VDDmax,所有的输入管脚通过Pin Driver施加VIH预处理为逻辑1状态;接着通过切换将DC测量装置(如PMU)连接到待测的管脚,驱动低电平输入,测量其电流并与期间规格书中定义的IIL边界进行比较;完成后再切换到下一

Description Input Load Current Test Conditions VDD=5.25V Vss≤Vin≤VDD -10 10 uA Min Max Units 个待测引脚。这个过程不断重复直到所有的输入管脚均完成测试。

图4-14.串行/静态测试(IIL)

与之类似,进行IIH测试时,首先电源端施加VDDmax,所有的输入管脚通过Pin Driver施加VIL预处理为逻辑0状态;接着通过切换将PMU连接到待测的管脚,驱动高电平输入,测量其电流并与期间规格书中定义的IIH边界进行比较;完成后再切换到下一个待测引脚。这个过程不断重复知道所有的输入管脚均完成测试。与IIL不同之处在于,IIH测试要求电压钳制,测试时要确认VDD、Vin及IIL/IIH limit等的设置正确。

图4-15.串行/静态测试(IIH)

在对某个管脚进行测试时,IIL测试和IIH 测试是交替而独立进行的,先驱动低电平测量电流,再驱动高电平测量电流,然后管脚在下一个管脚测试前恢复为最初的状态。 串行静态测试的优点在于,可以单独地每一个管脚上的电流;另外,因为被测的管脚与其它输入管脚接受的电平不一样,故管脚与管脚之间的漏电流路径都会显现。缺点也是有的,那就是测试时间的增加。

注意,对于一些类型的DUT,将所有输入设置为低或者高也许会引起一些问题,如将器件带入未知状态,这需要事先对待测器件的功能真值表进行确认。还要注意的是,其他双向IO管脚在进行IIL/IIH测试时可能会意外打开,如果这些引脚由测试机驱动,高的IDD电流可能引起DUT内部供电电压低于输入测试电压,以便输入保护装置吸收多出的电流;如果DUT是CMOS工艺,就算这些双向IO管脚处于悬空状态,依然有高电流产生的可能。解决方法是,在这些管脚上加上输出负载,把它们固定成逻辑1或逻辑0电平,这样即使它们打开了,电流也被负载电路给限制了。

阻抗计算

当管脚上施加的是VDD电平,IIL/IIH测试实际上测量的是此管脚到VSS的阻抗;相反,当管脚上施加的是VSS电平,IIL/IIH测试实际上测量的则是此管脚到VDD的阻抗。通过施加电压测量电流,我们可以根据欧姆定律计算出其输入阻抗。器件的规格书定义了输入管脚施加VDDmax电压下允许流入管脚的最大电流,从中我们可以得出器件必需具备的最小输入阻抗。如图4-16情况下,输入阻抗必须大于525Kohm测试才会通过。

图4-16.IIL/IIH阻抗计算

并行测试法

有些测试系统拥有per pin PMU的架构,这允许它进行并行的漏电流测试。所谓并行就是所有的输入管脚同时而独立地施加电压并进行电流测量——驱动逻辑1到所有的输入管脚,同时测量它们的电流;接着驱动逻辑0到所有的输入管脚,再去测量它们的电流。测量的结果与程序中设定的边界相比较以判断器件通过与否。

并行漏电流测试的优点在于其速度快,所有的待测管脚同一时间测试完毕,节省了大量测试时间。缺点有二,一是因为所有管脚同时施加相同的电平,管脚间的漏电流难以发现;二是要求测试机拥有per pin PMU结构,增加了硬件成本。


The Fundamentals of Digital Semiconductor Testing(chinese) -(10).doc 将本文的Word文档下载到电脑 下载失败或者文档不完整,请联系客服人员解决!

下一篇:人教初中物理复习提纲完整版

相关阅读
本类排行
× 注册会员免费下载(下载后可以自由复制和排版)

马上注册会员

注:下载文档有可能“只有目录或者内容不全”等情况,请下载之前注意辨别,如果您已付费且无法下载或内容有问题,请联系我们协助你处理。
微信: QQ: