EDA数字时钟实验报告(2)

2019-03-29 13:19

实验一

题目:Max+Plus2使用练习,完成一个简单门电路的图形设计输入、编译、仿真、管脚分配、下载。

内容:

6

实验二

题目:图形设计输入3-8译码器 内容:3-8译码器。

7

实验三

题目:同步十进制加法计数器

内容:用74161实现十进制加法计数器。

8

实验四

题目:同步六十进制计数器

内容:用74160,74161等其他门电路完成。

9

数字时钟 一. 设计说明 1.功能说明:

利用MAX+Plus2软件设计一个数字钟,对设计电路进行功能仿真,并下载到EPF10K10LC84-4实验系统中,可以完成00:00:00到23:59:59的计时功能,并在控制电路的作用下具有保持、清零、快速校时、快速校分、整点报时等功能。本电路在原有基础上进行了拓展,具备以下功能:

①.能进行正常的时、分、秒计时功能;

②.整点报时功能---当时钟计到59’59”时开始报时,报时时间1秒;

③.置零功能,可以将时钟小时、分钟、秒都置为零; ④. 快速校时,校分功能---校定时其他计时电路保持; ⑤. 闹表功能—-定时精确到分,闹钟设计响一分钟,可关闭; 2.功能简介

本电路具有三种不同的工作状态(同步工作),可通过模式键进行换。 a、 正常计时状态(RESET、A都为1):此状态下数码管显示当前的时间,K1为校时开关,K2为校分开关,校分、校时都是以1HZ的信号进行快速到位的。

b、 闹表状态(RESET为1,A为0):此状态下数码管显示当前闹定的时间,K3为设定分时的开关,K4为设定分开关。

c、 置零状态(RESET为0):此状态下数码管无论是时钟还是闹铃

10


EDA数字时钟实验报告(2).doc 将本文的Word文档下载到电脑 下载失败或者文档不完整,请联系客服人员解决!

下一篇:前厅部运行突发事件应急预案

相关阅读
本类排行
× 注册会员免费下载(下载后可以自由复制和排版)

马上注册会员

注:下载文档有可能“只有目录或者内容不全”等情况,请下载之前注意辨别,如果您已付费且无法下载或内容有问题,请联系我们协助你处理。
微信: QQ: