上海工程技术大学课程设计报告 四路智能抢答器 6).蜂鸣电路 U2:C981074LS0074LS001374LS00U2:D1211U9:A231BUZ1BUZZER 3.四路智能抢答器原理图
4.芯片及元件的选择 ? 74LS175
74LS175的内部结构,和管脚图和其功能表如下
6
上海工程技术大学课程设计报告 四路智能抢答器
图2.1(1)74SL175内部结构和管脚图
其中RD 复位(清0端)接地,D1,D2,D3,D4分别是输入端,Q1,Q2,Q3,Q4.分别位输出端。CP是脉冲输入端。
图2.1(2)74LS175的功能表
L 代表低电平,H代表高电平 ? 74LS148
74LS148引脚图
I416 15 14 13 12 11 10 VCC Y SYEX9 I I I I Y
3210074LS148 8-3线优先编码 器 ST GND I5I6I7Y2Y11 2 3 4 5 6 7 8 图2. 2 74LS148的符号图和管脚图
7
上海工程技术大学课程设计报告 四路智能抢答器 74LS148芯片的功能表 输入 ST I0 I1 I2 I3 I4 I5 I6 I7 1 0 0 0 0 0 0 0 0 0 X X X X X X X X 1 1 1 1 1 1 1 1 X X X X X X X 0 X X X X X X 0 1 X X X X X 0 1 1 X X X X 0 1 1 1 X X X 0 1 1 1 1 X X 0 1 1 1 1 1 X 0 1 1 1 1 1 1 0 1 1 1 1 1 1 1 表2.1. 74LS148功能表
输出 Y2 Y1 Y1 1 1 1 1 1 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 0 YEX Ys 1 1 1 0 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 优先编码器是8线输入3线输出的二进制编码器,其作用是将输入 I0至I7 ,8个状态分别编成8个二制码输出.其功能如真值表所示.由表可以看出74LS148R的输入低有效.优先级别从 I7至I0递降.另外它有输入使能/ST,输出使能/YS和/YEX;
a. /ST=0允许编码,/ST=1禁止编码,输出/Y2 /Y1/Y0=111;
b. /YS主要用于多个编码器电路的级联控制,即/YS总是接在优先级别低的相
邻编码器的/ST端,当优先级别高的编码器允许编码,而无输入申请时,/YS =0,从而允许优先级低的相邻编码器工作,反之若优先级高的编码器有编码时,/Y S=1,禁止相邻级别低的编码器工作
c. /YEX=0表示 /Y2/Y1/Y0是编码输出,/Y EX=1表示/Y2/Y1/Y0不是编码输出 /YEX为输出标志位。单片74LS148组成8-3进制输出的编码器,其输出8421BCD。由表中不难看出,在
电路正常工作状态下,允许
当中同时有几个输入
时,
端为低电平,即有编码输入信号。的优先权最高,的优先权最低。当
8
上海工程技术大学课程设计报告 四路智能抢答器 无论其余输入端有无输入信号(表中以X表示),输出端只给出
。当
输出为? 74LS48
。
、
的编码,即
编码,
时,无论其余输入端有无输入信号,只对
74LS48芯片是一个十进制(BCD)译码器,可用来驱动共阴极的发光二极管显示器。74LS48的内部有升压电阻,因此无需外接电阻(可直接与显示器相连接)。74LS48其引脚图如下图,其功能表如下表
16 VCCYe 15 Y Y Y Y Y Y 74LS48 4-7译码器/驱动器 f14 13 12 11 b10 9 gacdA1 A2 LT BI/RBO RBI A3 A0 GND 8 1 2 3 4 5 6 7 图2.4 74LS48引脚图
74LS48的功能表如下表所示。其中,A3A2A1A0为8421BCD码输入端,a~g为7段译码输出端。 功能或数字 LTRBI 输 入 A3A2A1 A0 BI/RBO 输 出 显示 a b c d e f g 字型 灭 灯 × × × × × × 0(输入) 0 0 0 0 0 0 0 灭灯 试 灯 0 × × × × × 1 1 1 1 1 1 1 1 8 动态灭零 0 0 0 0 0 0 0 0 0 0 0 0 0 0 灭灯 0 1 2 3 4 5 6 7 8
1 1 1 × 1 × 1 × 1 × 1 × 1 × 1 × 1 × 0 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 0 1 0 0 0 1 0 1 0 1 1 0 0 1 1 1 1 0 0 0 1 1 1 1 1 1 1 1 1 9
1 1 1 1 1 1 0 0 1 1 0 0 0 0 1 1 0 1 1 0 1 1 1 1 1 0 0 1 0 1 1 0 0 1 1 1 0 1 1 0 1 1 0 0 1 1 1 1 1 1 1 1 0 0 0 0 1 1 1 1 1 1 1 0 1 2 3 4 5 6 7 8 上海工程技术大学课程设计报告 四路智能抢答器 9 1 × 1 0 0 1 1 1 1 1 1 0 1 1 9 表2.3 74LS48的功能表
? 74LS160
74LS160是中规模集成同步十进制加法计数器,具有异步清零和同步预置数的功能。使用74LS160通过置零法或置数法可以实现任意进制的计数器。其引脚图见图4-9-1。
先对74LS160的基本功能进行测试,并将计数器的工作状态填入表4-9-1中。 ①异步清零:当RD=0时,Q 0=Q1=Q2=Q3=0。
②同步预置:当LD=0时,在时钟脉冲CP上升沿作用下,Q 0=D0,Q1=D1,
Q2=D2,Q3=D3。
③锁存:当使能端EP?ET=0时,计数器禁止计数,为锁存状态。 ④计数:当使能端EP=ET=1时,为计数状态。
表4-9-1 74LS160的逻辑功能表
时钟CP × ↑ × × ↑ 异步清除RD 同步置数LD EP ET × × × × 0 1 × 0 1 1 工 作 状 态 0 1 1 1 1 × 0 1 1 1
图4-9-1 74LS160引脚图
10