表2.2 十六进制7段显示译码器输出真值表
输入 输出 字形 数字 A3 A2 A1 A0Ya Yb YcYd Ye Yf Yg0123456789ABCDEF0 0 0 00 0 0 10 0 1 00 0 1 10 1 0 00 1 0 10 1 1 00 1 1 11 0 0 01 0 0 11 0 1 01 0 1 11 1 0 01 1 0 11 1 1 01 1 1 11 1 1 1 1 1 00 1 1 0 0 0 01 1 0 1 1 0 11 1 1 1 0 0 10 1 1 0 0 1 11 0 1 1 0 1 11 0 1 1 1 1 11 1 1 0 0 0 01 1 1 1 1 1 11 1 1 1 0 1 11 1 1 0 1 1 10 0 1 1 1 1 11 0 0 1 1 1 00 1 1 1 1 0 11 0 0 1 1 1 11 0 0 0 1 1 1 实验三 编码器及其应用
实验目的
掌握优先编码器的逻辑功能,学会编码器的级联扩展应用。 实验内容
1. 验证优先编码器4532的逻辑功能,给出接线电路图,并按表3.1输入编码信号,
6
将各输出端测试结果填入表3.1中。
表3.1 优先编码器4532逻辑功能表
输 入 输 出 EI I7 I6 I5 I4 I3 I2 I1 I0 Y2 Y1 Y0 GS EO ╳ ╳ ╳ ╳ ╳ ╳ ╳ ╳ 0 0 0 0 0 0 1 0 0 0 0 0 0 0 0 0 0 0 0 1 ╳ ╳ ╳ ╳ ╳ ╳ ╳ 1 1 1 1 1 1 0 ╳ ╳ ╳ ╳ ╳ ╳ 1 0 1 1 0 1 0 ╳ ╳ ╳ ╳ ╳ 1 0 0 1 1 0 1 1 0 ╳ ╳ ╳ ╳ 1 0 0 0 1 1 0 0 1 0 ╳ ╳ ╳ 1 0 0 0 0 1 0 1 1 1 0 ╳ ╳ 1 0 0 0 0 0 1 0 1 0 1 0 ╳ 1 0 0 0 0 0 0 1 0 0 1 1 0 1 0 0 0 0 0 0 0 1 0 0 0 1 0 2. 用2片4532级联扩展实现16线-4线编码器的逻辑功能,画出逻辑电路图,给出EWB接线电路图,并验证其逻辑功能填入表3.2。设编码输入信号为A15~A0,编码输出信号为L3~L0。
表3.2 16线-4线优先编码器逻辑功能表
输 入 输 出 EI A15 A14 A13 A12 A11 A10 A9 A8 A7 A6 A5 A4 A3 A2 A1 A0 L3 L2 L1 L0 GS 0 ╳ ╳ ╳ ╳ ╳ ╳ ╳ ╳ ╳ ╳ ╳ ╳ ╳ ╳ ╳ ╳ 0 0 0 0 0 1 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 1 1 ╳ ╳ ╳ ╳ ╳ ╳ ╳ ╳ ╳ ╳ ╳ ╳ ╳ ╳ ╳ 1 1 1 1 1 1 0 0 1 ╳ ╳ ╳ ╳ ╳ ╳ ╳ ╳ ╳ ╳ ╳ ╳ ╳ 1 1 0 1 1 1 0 0 0 0 1 ╳ ╳ ╳ ╳ ╳ ╳ ╳ ╳ ╳ ╳ ╳ 1 0 1 1 1 1 0 0 0 0 0 0 1 0 ╳ 0 ╳ ╳ ╳ ╳ ╳ ╳ 1 0 0 1 1 1 0 0 0 0 0 0 0 0 1 0 ╳ ╳ ╳ ╳ ╳ ╳ 0 1 1 1 1 1 0 0 0 0 0 0 0 0 0 0 1 ╳ ╳ ╳ ╳ ╳ 0 1 0 1 1 1 0 0 0 0 0 0 0 0 0 0 0 0 1 ╳ ╳ ╳ 0 0 1 1 1 1 0 0 0 0 0 0 0 0 0 0 0 0 0 0 1 ╳ 0 0 0 1 1 7 EO 0 1 0 0 0 0 0 0 0 0 1 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 1 0 0 0 0 1 0
8
实验四 译码器及其应用
实验目的
掌握译码器的逻辑功能、级联扩展方法及实现逻辑函数的方法 实验内容
1. 验证3-8译码器74138的逻辑功能,给出接线电路图,并按表4.1输入编码信号,
将各输出端测试结果填入表4.1中。
(这个也有个字产生器,中间位置) 表4.1 3-8译码器74138逻辑功能表
输 入 输 出 E3 E2 E1 A2 A1 A0 Y7 Y6 Y5 Y4 Y3 Y2 Y1 Y0 0 X X X X X 1 1 1 1 1 1 1 1 1 1 X X X X 1 1 1 1 1 1 1 1 1 X 1 X X X 1 1 1 1 1 1 1 1 1 0 0 0 0 0 1 1 1 1 1 1 1 0 1 0 0 0 0 1 1 1 1 1 1 1 0 1 1 0 0 0 1 0 1 1 1 1 1 0 1 1 1 0 0 0 1 1 1 1 1 1 0 1 1 1 1 0 0 1 0 0 1 1 1 0 1 1 1 1 1 0 0 1 0 1 1 1 0 1 1 1 1 1 1 0 0 1 1 0 0 1 1 1 1 1 1 1 0 0 1 1 1 0 1 1 1 1 1 1 1
2. 用2片74138级联扩展实现4线-16线译码器的逻辑功能,画出逻辑电路图,给出EWB
9
接线电路图,并验证其逻辑功能填入表4.2。设译编码输入信号为B3~B0,译码输出信号为
L15~L0。
表4.2 4线-16线译码器逻辑功能表
输 入 B3 B2 B1 0 0 0 0 0 0 0 0 1 0 0 1 0 1 0 0 1 0 0 1 1 0 1 1 1 0 0 1 0 0 1 0 1 1 0 1 1 1 0 1 1 0 1 1 1 1 1 1 输 出 B0 L15~L0说明 0 除L0不亮,其它都亮 1 除L1不亮,其它都亮 0 除L2不亮,其它都亮 1 除L3不亮,其它都亮 0 除L4不亮,其它都亮 1 除L5不亮,其它都亮 0 除L6不亮,其它都亮 1 除L7不亮,其它都亮 0 除L8不亮,其它都亮 1 除L9不亮,其它都亮 0 除L10不亮,其它都亮 1 除L11不亮,其它都亮 0 除L12不亮,其它都亮 1 除L13不亮,其它都亮 0 除L14不亮,其它都亮 1 除L15不亮,其它都亮
(这个也有字产生器)
3. 用74138译码器和适当的门电路实现逻辑函数F?ABC?ABC?ABC?ABC,给出电路图,并验证其逻辑功能填入表4.3。
表4.3 逻辑函数真值表
输 入 输出 A B C F
10