答:
3、试用74LS161集成计数器构成一个六十进制计数器,要求用反馈清零法实现。 答:
60进制计数器 1 CP 2 CPB CP CPA QA QD CND QB QC CPA QA QD CND QB QC 7 4 L S 9 0 RO1 RO1 VCC S91 S92 7 4 L S 9 0 2 CPRO1 B RO2 VCC S91 S92 +5V +5V T T C & Q3 Q2 Q1 Q0 CO 74LS161 0 T T C1 Q3 Q2 Q1 Q0 CO 74LS161 0 CTP CP DLD CTP CP DLD 1 D1 D2 D 3C R D1 D2 D 3C R 7.3 检验学习结果 1、如何用JK触发器构成一个单向移位寄存器?
答:用JK触发器构成单向移位寄存器,主要是保持JK两个端子互非状态,其余部分类同D触发器。
Q0 FF1 FF1 C1 1 K Q1 FF1 Q2 FF1 Q3
J DIR C1 1 K J J J 1 C1 K 1 C1 K CP 由JK触发器构成的四位单向右移移位寄存器
2、环形计数器初态的设置可以有哪几种?
答:环形计数器的初态设置必须使输出Q3Q2Q1Q0端初始状态不能全为“1”或“0”,这样电路才能实现计数。环形计数器的进制数N与移位寄存器内的触发器个数相等。
3、相同位数的触发器下,移位寄存器构成的环形计数器和扭环形计数器的有效循环数相同吗?各为多少?
答:相同位数的触发器n,移位寄存器构成的环形计数器有效循环数等于n,构成的扭环形计数器的有效循环数等于2n。
46
4、数码寄存器和移位寄存器有什么区别?
答:数码寄存器只能并行送入数据,需要时也只能并行输出。移位寄存器中的数据可以在移位脉冲作用下依次右移或左移,数据既可以并行输入、并行输出,也可以串行输入、串行输出,还可以并行输入、串行输出,串行输入、并行输出,使用十分灵活,用途也很广。
5、什么是寄存器的并行输入?串行输入?并行输出?串行输出?
答:并行输入指从各位触发器的输入端同时送数;串行输入只对第1位触发器送数,然后依次移动传输这个数;并行输出指从各位触发器输出端同时读数;串行输出指由最末位触发器依次输出数据。
7.4 检验学习结果
1、555定时电路由哪几部分组成?各部分的作用是什么?
答:555定时器电路有TTL集成定时器和CMOS集成定时电路,其功能完全一样,不同之处是前者的驱动力大于后者。电路主要由分压器、比较器,RS触发器、MOS开关管和输出缓冲器等几个部分组成。其中电阻分压器由三个5KΩ的电阻串联起来构成分压器,555定时器也因此而得名。电压比较器C1和C2是两个结构完全相同的高精度电压比较器。C1的反相输入端接基准电压,同相端TH称为高触发端。比较器C2的同相输入端U+接基准电压,反相输入端U-为低触发端TR。基本RS触发器由两个或非门组成,R和S两个输入端子均为高电平有效。放电开关管T是一个N沟道的CMOS管,其状态受Q端的控制,当Q为“0”时栅极电压为低电平,T截止;Q为1时栅极电压为高电平,T导通饱和。当放电管漏极D(管脚7)经一电阻R接电源UDD时,则放电管的输出同集成定时器CC7555的输出逻辑状态相同。两级反相器构成了555定时电路的输出缓冲器,用来提高输出电流以增强定时器的带负载能力。同时输出缓冲器还可隔离负载对定时器的影响。
2、施密特电路主要有哪些用途?其电压的传输特性有何特点?
答:由555定时器构成的施密特触发器可以把缓慢变化的输入波形变换成边沿陡峭的矩形波输出,主要用于波形变换和整形。其电路特点是:能够把变化非常缓慢的输入脉冲波形,整形成适合于数字电路需要的矩形脉冲,而且电路传输过程中具有回差特性。
3、555定时电路中的两个电压比较器工作在开环还是闭环情况下? 答: 555定时器中的两个电压比较器工作在开环状态下。
47
第7章 检测题 (共100分,120分钟)
一、填空题
1、时序逻辑电路按各位触发器接受 时钟脉冲控制 信号的不同,可分为 同 步时序逻辑电路和 异 步时序逻辑电路两大类。在 异 步时序逻辑电路中,各位触发器无统一的 时钟脉冲控制 信号,输出状态的变化通常不是 同一时刻 发生的。
2、根据已知的 逻辑电路 ,找出电路的 输入 和其现态及 输出 之间的关系,最后总结出电路逻辑 功能 的一系列步骤,称为时序逻辑电路的 分析 。
3、当时序逻辑电路的触发器位数为n,电路状态按 二进制 数的自然态序循环,经历的独立状态为2个,这时,我们称此类电路为 二进制 计数器。 二进制 计数器除了按 同步 、 异步 分类外,按计数的 加减 规律还可分为 加 计数器、 减 计数器和 可逆 计数器。
4、在 十进制 计数器中,要表示一位十进制数时,至少要用 四 位触发器才能实现。十进制计数电路中最常采用的是 8421 BCD代码来表示一位十进制数。
5、时序逻辑电路中仅有存储记忆电路而没有逻辑门电路时,构成的电路类型通常称为 莫尔 型时序逻辑电路;如果电路中不但除了有存储记忆电路的输入端子,还有逻辑门电路的输入时,构成的电路类型称为 米莱 型时序逻辑电路。
6、分析时序逻辑电路时,首先要根据已知逻辑的电路图分别写出相应的 驱动 方程、 输出 方程和 次态 方程,若所分析电路属于 异 步时序逻辑电路,则还要写出各位触发器的 时钟脉冲 方程。
7、时序逻辑电路中某计数器中的 无效 码,若在开机时出现,不用人工或其它设备的干预,计数器能够很快自行进入 有效循环体 ,使 无效 码不再出现的能力称为 自启动 能力。
8、在 分频 、 控制 、 测量 等电路中,计数器应用得非常广泛。构成一个六进制计数器最少要采用 三 位触发器,这时构成的电路有 6 个有效状态, 2 个无效状态。
9、寄存器可分为 数码 寄存器和 移位 寄存器,集成74LS194属于 双向 移位寄存器。用四位移位寄存器构成环行计数器时,有效状态共有 4 个;若构成扭环计数器时,其有效状态是 8 个。
10、 寄存 器是可用来存放数码、运算结果或指令的电路,通常由具有存储功能的多位 触发 器组合起来构成。一位 触发 器可以存储1个二进制代码,存放n个二进制代码的 寄存 器,需用n位 触发 器来构成。
11、74LS194是典型的四位 TTL 型集成双向移位寄存器芯片,具有 左移和右移 、
48
n
并行输入、 保持数据 和 清除数据 等功能。
12、555定时器可以构成施密特触发器,施密特触发器具有 回差 特性,主要用于脉冲波形的 整形 和 变换 ;555定时器还可以用作多谐振荡器和 单 稳态触发器。 单 稳态触发器只有一个 暂稳 态、一个 稳 态,当外加触发信号作用时, 单稳 态触发器能够从 稳 态翻转到 暂稳 态,经过一段时间又能自动返回到 稳 态,
13、用集成计数器CC40192构成任意进制的计数器时,通常可采用反馈 预置 法和反馈 清零 法。
二、判断题
1、集成计数器通常都具有自启动能力。 (对) 2、使用3个触发器构成的计数器最多有8个有效状态。 (对) 3、同步时序逻辑电路中各触发器的时钟脉冲CP不一定相同。 (错) 4、利用一个74LS90可以构成一个十二进制的计数器。 (错) 5、用移位寄存器可以构成8421BCD码计数器。 (错) 6、555电路的输出只能出现两个状态稳定的逻辑电平之一。 (对) 7、施密特触发器的作用就是利用其回差特性稳定电路。 (错) 8、莫尔型时序逻辑电路,分析时通常不写输出方程。 (对) 9、十进制计数器是用十进制数码“0~9”进行计数的。 (错) 10、利用集成计数器芯片的预置数功能可获得任意进制的计数器。 (对) 三、选择题
1、描述时序逻辑电路功能的两个必不可少的重要方程式是( B )。
A、次态方程和输出方程 B、次态方程和驱动方程 C、驱动方程和时钟方程 D、驱动方程和输出方程
2、用8421BCD码作为代码的十进制计数器,至少需要的触发器触发器个数是( C )。
A、2 B、3 C、4 D、5
3、按各触发器的状态转换与时钟输入CP的关系分类,计数器可分( A )计数器。
A、同步和异步 B、加计数和减计数 C、二进制和十进制 4、能用于脉冲整形的电路是( C )。
A、双稳态触发器 B、单稳态触发器 C、施密特触发器 5、四位移位寄存器构成的扭环形计数器是( B )计数器。
A、模4 B、模8 C、模16 6、下列叙述正确的是( D )
A、译码器属于时序逻辑电路 B、寄存器属于组合逻辑电路 C、555定时器属于时序逻辑电路 D、计数器属于时序逻辑电路
49
7、利用中规模集成计数器构成任意进制计数器的方法是( B )
A、复位法 B、预置数法 C、级联复位法 8、不产生多余状态的计数器是( A )。
A、同步预置数计数器 B、异步预置数计数器 C、复位法构成的计数
器
9、数码可以并行输入、并行输出的寄存器有( C )
A、移位寄存器 B、数码寄存器 C、二者皆有 10、改变555定时电路的电压控制端CO的电压值,可改变( C )
A、555定时电路的高、低输出电平 B、开关放电管的开关电平 C、比较器的阈值电压 D、置“0”端R的电平值 四、简述题
1、说明同步时序逻辑电路和异步时序逻辑电路有何不同?
答:同步时序逻辑电路的各位触发器是由同一个时钟脉冲控制的;异步时序逻辑电路的各位触发器的时钟脉冲控制端各不相同,状态发生变化的时间通常也不相同。
2、钟控的RS触发器能用作移位寄存器吗?为什么?
答:移位寄存器除寄存数据外,还能将数据在寄存器内移位,因此钟控的RS触发器不能用做这类寄存器,因为它具有“空翻”问题,若用于移位寄存器中,很可能造成一个CP脉冲下多次移位现象。用作移位寄存器的触发器只能是克服了“空翻”现象的边沿触发器。
3、何谓计数器的自启动能力?
答:所谓自启动能力:指时序逻辑电路中某计数器中的无效状态码,若在开机时出现,不用人工或其它设备的干预,计数器能够很快自行进入有效循环体,使无效状态码不再出现的能力。
4、施密特触发器具有什么显著特征?主要应用有哪些?
答:施密特触发器的显著特征有两个:一是输出电压随输入电压变化的曲线不是单值的,具有回差特性;二是电路状态转换时,输出电压具有陡峭的跳变沿。利用施密特触发器的上述两个特点,可对电路中的输入电信号进行波形整形、波形变换、幅度鉴别及脉冲展宽等。
五、分析题
1、试用74LS161集成芯片构成十二进制计数器。要求采用反馈预置法实现。(7分) 2、电路及时钟脉冲、输入端D的波形如图7-45所示,设起始状态为“000”。试画出各触发器的输出时序图,并说明电路的功能。(10分)
Q1 D
J1 Q1 K1 Q150 J2 Q2 K2 Q2Q2 J3 Q3 K3 Q3Q3