电子技术课程设计报告-彩灯控制电路设计报告-精品(3)

2018-11-23 20:49

<74ls161引脚图>

管脚图介绍:

时钟CP和四个数据输入端P0~P3

清零/MR

使能CEP,CET

置数PE

数据输出端Q0~Q3

以及进位输出TC. (TC=Q0·Q1·Q2·Q3·CET)

输 入 CR 0 1 1 1 1 输 出 D3 Ф d Ф Ф Ф D2 Ф c Ф Ф Ф D1 Ф b Ф Ф Ф D0 Ф a Ф Ф Ф Q3 0 d Q3 Q3 Q2 0 c Q2 Q2 Q1 0 b Q1 Q1 Q0 0 a Q0 Q0 CP Ф ↑ ↑ ↑ ↑ LD Ф 0 1 1 1 EP Ф Ф 0 Ф 1 ET Ф Ф Ф 0 1 状态码加1 <74LS161功能表>

从74LS161功能表功能表中可以知道,当清零端CR=“0”,计数器输出Q3、Q2、Q1、Q0立即为全“0”,这个时候为异步复位功能。当CR=“1”且LD=“0”时,在CP信号上升沿作用后,74LS161输出端Q3、Q2、Q1、Q0的状态分别与并行数据输入端D3,D2,D1,D0的状态一样,为同步置数功能。而只有当CR=LD=EP=E

T=“1”、CP脉冲上升沿作用后,计数器加1。74LS161还有一个进位输出端CO,其逻辑关系是CO= Q0·Q1·Q2·Q3·CET。合理应用计数器的清零功能和置数功能,一片74LS161可以组成16进制以下的任意进制分频器。

R11k|?1R210k|?50%Key=AU6A7414N32C12uF0各个拐角

名称:1角清零端,低电平有效,本次设计接高电平即VCC(5v);2角接时钟信号,可以自己设计占空比可调的时钟信号,方式很多,如简单接法可以接施密特触发器亦或者用555接多谐振荡器均可,本次试验可简单化直接接


电子技术课程设计报告-彩灯控制电路设计报告-精品(3).doc 将本文的Word文档下载到电脑 下载失败或者文档不完整,请联系客服人员解决!

下一篇:园林绿化公司岗位职责

相关阅读
本类排行
× 注册会员免费下载(下载后可以自由复制和排版)

马上注册会员

注:下载文档有可能“只有目录或者内容不全”等情况,请下载之前注意辨别,如果您已付费且无法下载或内容有问题,请联系我们协助你处理。
微信: QQ: