脉冲信号;3 4 5 6 角为A B C D四个输入端也是置数初始端,本次设计不需要清零与置数且均是从0开始计数因此此拐角均接地;7角10角为使能端,计数器要想正常计数此角接高电平5v;11 12 13 14拐角为QD QC QB QA四个输出端,D为高位;15角是进位输出,本次设计用不到,因此可悬空不接。根据真值表可以计算出输出函数。
3)74ls138
74ls138译码器内部电路逻辑图功能表简单应用
74HC138:74LS138 为3 线-8 线译码器,共有 54/74S138和 54/74LS138 两种线路结构型式,其74LS138工作原理如下:
当一个选通端(G1)为高电平,另两个选通端(/(G2A)和/(G2B))为 低电平时,可将地址端(A、B、C)的二进制编码在一个对应的输出端以低 电平译出。
74LS138的作用:
利用 G1、/(G2A)和/(G2B)可级联扩展成 24 线译码器;若外接一个反 相器还可级联扩展成 32 线译码器。
若将选通端中的一个作为数据输入端时,74LS138还可作数据分配器
用与非门组成的3线-8线译码器74LS138
<74ls138译码器内部电路>
3线-8线译码器74LS138的功能表
<74ls138功能表>
无论从逻辑图还是功能表我们都可以看到74LS138的八个输出管脚,任何时刻要么全为高电平1—芯片处于不工作状态,要么只有一个为低电平0,其余7个输出管脚全为高电平1。如果出现两个输出管脚在同一个时间为0的情况,说明该芯片已经损坏。
当附加控制门的输出为高电平(S=1)时,可由逻辑图写出
<74ls138逻辑图>
由上式可以看出,在同一个时间又是这三个变量的全部最小项的译码输出,所以也把这种译码器叫做最小项译码器。
71LS138有三个附加的控制端、和。当、时,输出为高电平(S=1),译码器处于工作状态。否则,译码器被禁止,所有的输出端被封锁在高电平,如表3.3.5所示。这三个控制端也叫做“片选”输入端,利用片选的作用可以将多篇连接起来以扩展译码器的功能。
带控制输入端的译码器又是一个完整的数据分配器。在图3.3.8电路中如果把作为“数据”输入端(在同一个时间),而将作为“地址”输入端,那么从送来的数据只能通过所指定的一根输出线送出去。这就不难理解为什么把叫做地址输入了。例如当=101时,门的输入端除了接至输出端的一个以外全是高电平,因此的数据以反码的形式从输出,而不会被送到其他任何一个输出端上。
4) Multisim 软件
简介:加拿大 EWB (Electrical Workbench) EWB4.0 EWB5.0 EWB6.0 Multisim2001 Multisim 7 Multisim 8 Multisim 9 Multisim 10 目前在各高校教学中普遍使用 Multisim2001,网上最为普遍的是 Multisim 9,NI 于 20 07 年 08 月 26 日发行 NI 系列电子电路设计软件,NI Multisim v 10 作为其中一个组成部 分包含于其中。 EDA 就是“Electronic Design Automation”的缩写技术已经在电子设计领域得到广泛应 用。发达国家目前已经基本上不存在电子产品的手工设计。一台电子产品的设计过程,从 概念的确立,到包括电路原理、PCB 版图、单片机程序、机内结构、FPGA 的构建及仿真、 外观界面、热稳定分