第一题 选择题
1.Cortex-M处理器采用的架构是( D )
(A)v4T (B)v5TE (C)v6 (D)v7 2.Cortex-M系列正式发布的版本是( A )
(A)Cortex-M3 (B)Cortex-M4 (C)Cortex-M6 (D)Cortex-M8 3.Cortex-M3的提供的单周期乘法位数是( C )
(A)8 (B)16 (C)32 (D)64 4.和PC系统机相比嵌入式系统不具备以下哪个特点( C )。 A、系统内核小
B、专用性强
D、系统精简
C、可执行多任务
5.嵌入式系统有硬件和软件部分构成,以下( C )不属于嵌入式系统软件。 A. 系统软件 B. 驱动 C. FPGA编程软件 D. 嵌入式中间件
6.ARM Cortex-M3不可以通过( D )唤醒CPU。
A.I/O端口 B.RTC 闹钟 C.USB唤醒事件 D.PLL
7.Cortex – M3的存储格式中专用外设总线区域可以使用( A )
(A)小端格式 (B)大端格式 (C)小端或大端格式 (D)没有正确答案 8.STM32处理器的USB接口可达( B )
(A)8Mbit/s (B)12Mbit/s (C)16Mbit/s (D)24Mbit/s 9.下面是Context-M3处理器代码执行方式的是( A )
(A)特权方式 (B)普通方式 (C)Handle方式 (D)Thread方式 10.Cortex-M3的提供的流水线是( B )
(A)2级 (B)3级 (C)5级 (D)8级 11.下面是Context-M3处理器的工作模式的是( A )
(A)Thread模式 (B)Thumb模式 (C)Thumb-2模式 (D)Debug模式 12.下列是Cortex – M3 处理器可以使用的堆栈的栈是( B )
(A)线程栈 (B)进程栈 (C)多线程栈 (D)空栈 13.Context – M3处理器的寄存器r14代表( B )
(A)通用寄存器 (B)链接寄存器 (C)程序计数器 (D)程序状态寄存器 14.Handle模式一般使用( A )
(A)Main_SP (B)Process_SP
(C)Main_SP和Process_SP (D)Main_SP或Process_SP
15.每个通用I/O端口有( )个32位的配置寄存器,( )个32位的数据寄存器,( )个32位的置位/复位寄存器,( )个16位的复位寄存器,( )个32位的锁定寄存器。B
(A)2,1,2,1,1 (B)2,2,1,1,1 (C)2,2,2,1,1 (D)2,2,1,2,1
16.( A )寄存器的目的就是用来允许对GPIO寄存器进行原子的读/修改操作 (A)GPIOX_BSRR和GPIOX_BRR (B)GPIOX_CRL和GPIOX_CRH(C)GPIOX_BSRR和GPIOX_LCKR (D)GPIOX_IDR和GPIOX_ODR 17.所有的GPIO引脚有一个内部微弱的上拉和下拉,当它们被配置为( A )时可以是激活的或者非激活的
(A)输入 (B)输出 (C)推挽 (D)开漏 18.端口输入数据寄存器的地址偏移为( B )
(A)00H (B)08H (C)0CH (D)04H 19.端口输出数据寄存器的地址偏移为( C )
(A)00H (B)08H (C)0CH (D)04H 20.每个I/O端口位可以自由的编程,尽管I/O端口寄存器必须以( D )的方式访问
(A)16位字 (B)16位字节 (C)32位字节 (D)32位字 21.以下为STM32的GPIO端口配置寄存器的描述,在GPIO控制LED电路设计时,要使最大输出速度为10MHz,应该设置( B )
(A)CNFy[1:0] (B)MODEy[1:0] (C)MODE (D)CNF
22.以下为GPIO端口配置寄存器的描述,在GPIO控制LED电路设计时,要使最大输出速度为2MHz,应该设置MODE[1:0]值为( C )
(A)00 (B)01 (C)10 (D)11
23.在APB2上的I/O脚的翻转速度为( A )。 A.18MHz C.36MHz A.10MHz C.50MHz
B.50MHz D.72MHz B.2MHz D.72MHz
24.当输出模式位MODE[1:0]=“10”时,最大输出速度为( B )。
25.固件库中的功能状态(FunctionalState)类型被赋予以下两个值( A ) (A)ENABLE或者DISABLE (B)SET或者RESTE (C)YES或者NO (D)SUCCESS或者ERROR 26.固件库中的标志状态(FlagStatus)类型被赋予以下两个值( C ) (A)ENABLE或者DISABLE (B)SUCCESS或者ERROR (C)SET或者RESTE (D)YES或者NO
27.上图中Tamper连接了STM32F10X的PC13GPIO,PC13通用IO端口映射到外部中断事件线上是( D )
(A)EXTI线14 (B)EXTI线15 (C)EXTI线12 (D)EXTI线13
28.上图中WKUP连接了STM32F10X的PA0 GPIO,PA0通用IO端口映射到外部中断事件线上是( A )
(A)EXTI线0 (B)EXTI线1 (C)EXTI线2 (D)EXTI线3
29.STM32嵌套向量中断控制器(NVIC) 具有( A ) 个可编程的优先等级。 A.16 C.72 A.16 C.19
B.43 D.36 B.43
30.STM32的外部中断/事件控制器(EXTI)支持( C )个中断/事件请求。
31.NVIC可用来表示优先权等级的位数可配置为是( D )
(A)2 (B)4 (C)6 (D)8 32.STM32F103V有( C )可屏蔽中断通道
(A)40 (B)50 (C)60 (D)70 33.STM32F103V采用( A )位来编辑中断的优先级
(A)4 (B)8 (C)16 (D)32 34.向量中断控制器最多可支持( C )个IRQ中断
(A)127 (B)128 (C)240 (D)255 35.系统控制寄存器 NVIC 和处理器内核接口紧密耦合,主要目的是( C ) (A)结构更紧凑,减小芯片的尺寸 (B)连接更可靠,减小出错的概率 (C)减小延时,高效处理 最近发生的中断 (D)无所谓,没有特别的意思,远一点也没有关系 36.关于中断嵌套说法正确的是( B )
(A)只要响应优先级不一样就有可能发生中断嵌套 (B)只要抢占式优先级不一样就有可能发生中断嵌套
(C)只有抢占式优先级和响应优先级都不一才有可能发生中断嵌套 (D)以上说法都不对
37.在STM32103向量中断控制器管理下,可将中断分为( B )组 (A)4 (B)5 (C)6 (D)7 38.中断屏蔽器能屏蔽( B )
(A)所有中断和异常 (B)除了NMI外所有异常和中断 (C)除了NMI、异常所有其他中断 (D)部分中断 39. PWM是( A )
(A)脉冲宽度调制 (B)脉冲频率调制 (C)脉冲幅度调制 (D)脉冲位置调制 40.要想使能自动重装载的预装载寄存器需通过设置TIMx_CR1寄存器的( B )位
(A)UIF (B)ARPE (C)UG (D)URS 41.. 已知TIM1定时器的起始地址为0x4001 2C00,则定时器1的捕获/比较寄存器1的地址为( D )
(A)0x4001 2C20 (B)0x4001 2C2C (C)0x4001 2C38 (D)0x4001 2C34
42.已知TIM1定时器的起始地址为0x4001 2C00,则定时器1的捕获/比较寄存器2的地址为( C )
(A)0x4001 2C20 (B)0x40012C2C (C)0x4001 2C38 (D)0x4001 2C34 43.SysTick定时器校正值为( B )