(A)9000 (B)10000 (C)12000 (D)15000 44.SysTick定时器的中断号是( C ) (A)4 (B)5 (C)6 (D)7
45.以下对于STM32 ADC描述正确的是( B )
(A)STM32 ADC是一个12位连续近似模拟到数字的转换器 (B)STM32 ADC是一个8位连续近似模拟到数字的转换器 (C)STM32 ADC是一个12位连续近似数字到模拟的转换器 (D)STM32 ADC是一个8位连续近似数字到模拟的转换器 46.ADC转换过程不含哪项( D )
(A)采样 (B)量化 (C)编码 逆采样
47.ADC转换过程正确的是( A )
(A)采样—量化—编码(B)量化—采样—编码 (C)采样—编码—量化(D)编码—采样—量化 48.下列哪项不是ADC转换器的主要技术指标( B )
(A)分辨率 (B)频率 (C)转换速率 量化误差
49.以下对STM32F107集成A/D的特性描述不正确的是( B )(A)12位精度 (B)单一转换模式
(C)按通道配置采样时间(D)数据对齐方式与内建数据一致 50.以下对STM32F107集成A/D的特性描述正确的是( B ) (A)供电需求: 2.6V到3.8V (B)输入范围:VREF-≤VIN≤VREF+
(C)性能线设备的转换时间:28MHz时为1us (D)访问线设备的转换时间:56MHz时为1us 51./** @addtogroup Peripheral_registers_structures * @{ */ /**
* @brief Analog to Digital Converter */ typedef struct {
D)D) ( ( __IO uint32_t SR; __IO uint32_t CR1; __IO uint32_t CR2; __IO uint32_t SMPR1; __IO uint32_t SMPR2; __IO uint32_t JOFR1; __IO uint32_t JOFR2; __IO uint32_t JOFR3; __IO uint32_t JOFR4; __IO uint32_t HTR; __IO uint32_t LTR; __IO uint32_t SQR1; __IO uint32_t SQR2; __IO uint32_t SQR3; __IO uint32_t JSQR; __IO uint32_t JDR1; __IO uint32_t JDR2; __IO uint32_t JDR3; __IO uint32_t JDR4; __IO uint32_t DR; } ADC_TypeDef;
ADC注入通道数据偏移寄存器有4个,其偏移地址为14H-20H,JOFR1的偏移地址为( D )
(A)0x20 (B)0x1c (C)0x18 (D)0x14
52./** @addtogroup Peripheral_registers_structures * @{ */ /**
* @brief Analog to Digital Converter */ typedef struct {
__IO uint32_t SR; __IO uint32_t CR1;
__IO uint32_t CR2; __IO uint32_t SMPR1; __IO uint32_t SMPR2; __IO uint32_t JOFR1; __IO uint32_t JOFR2; __IO uint32_t JOFR3; __IO uint32_t JOFR4; __IO uint32_t HTR; __IO uint32_t LTR; __IO uint32_t SQR1; __IO uint32_t SQR2; __IO uint32_t SQR3; __IO uint32_t JSQR; __IO uint32_t JDR1; __IO uint32_t JDR2; __IO uint32_t JDR3; __IO uint32_t JDR4; __IO uint32_t DR; } ADC_TypeDef;
ADC注入通道数据偏移寄存器有4个,其偏移地址为14H-20H,JOFR2的偏移地址为( B )
(A)0x14 (B)0x18 (C)0x1c (D)0x20
53.在ADC的扫描模式中,如果设置了DMA位,在每次EOC后,DMA控制器把规则组通道的转换数据传输到( A )中。 A.SRAM
B.Flash D.ADC_CR1
C.ADC_JDRx寄存器 A.16 C.4 式。
A.ADC_CR2 C.ADC_CR1
B.ADC_JDRx D.ADC_JSQR
54.STM32规则组由多达( A )个转换组成。
B.18
D.20
55.在STM32中,( A )寄存器的ALIGN位选择转换后数据储存的对齐方
56.DMA控制器可编程的数据传输数目最大为(A )。
A.65536 C.1024 A.3 C.5 时间。 A.1 C.3
B.65535 D.4096 B.4 D.6
57.每个DMA通道具有( A )个事件标志。
58.STM32中,1 个DMA请求占用至少( B )个周期的CPU 访问系统总线
B.2 D.4
B.65535 D.4096
59.DMA控制器可编程的数据传输数目最大为( A )。 A.65536 C.1024 时间。 A.1 C.3
二、判断题
1.Cortex-M3系列处理器支持Thumb指令集。( 错 ) 2.Cortex-M3系列处理器支持Thumb-2指令集。( 对 )
3.Contex-M3系列处理器内核采用了哈佛结构的三级流水线。( 对 ) 4.Cortex-M系列不支持Thumb-2指令集。( 错 )
5.Contex-M3系列处理器内核采用了冯诺依曼结构的三级流水线。( 错 ) 6.STM32系列MCU在使用电池供电时,提供3.3~5V的低电压工作能力。( 错 )
7.STM32处理器的LQPF100封装芯片的最小系统只需7个滤波电容作为外围器件。( 对 )
8.Cortex-M3在待机状态时保持极低的电能消耗,典型的耗电值仅为2μA。( 错 )
9.当处理器在Thread模式下,代码一定是非特权的。( 错 ) 10.Context-M3处理器可以使用4个堆栈。( 错 ) 11.在系统复位后,所有的代码都使用Main栈。( 对 )
12.高寄存器可以被所有的32位指令访问,也可以被16位指令访问。( 错 ) 13.在系统层,处理器状态寄存器分别为:APSR,IPSR, PPSR。( 错 ) 14.APSR程序状态寄存器的28位,当V=0,表示结果为无益处。( 对 )
B.2 D.4
60.STM32中,1 个DMA请求占用至少( B )个周期的CPU 访问系统总线
15.Cortex-M3只可以使用小端格式访问代码。( 错 ) 16.所谓不可屏蔽的中断就是优先级不可调整的中断。( 错 )
17.向量中断控制器只负责优先级的分配与管理,中断的使能和禁止和它无关。( 错 )
18.Cortex-M3体系架构中,有了位带位操作后,可以使用普通的加载/存储指令来对单一的比特进行读写。( 对 )
19.Cortex-M3体系架构中,有两个区中实现了位带:一个是 SRAM 区的最低 1MB 范围,第二个则是片内外设 区的最低 1MB 范围。( 对 )
20.stm3210xx的固件库中,RCC_DeInit函数是将RCC寄存器重新设置为默认值。( 对 )
21.stm3210xx的固件库中,RCC_PCLK2Config函数是用于设置低速APB时钟。( 错 )
22.STM32的串口既可以工作在全双工模式下,也可工作在半双工模式下。( 对 )
23.STM32的串口既可以工作在异步模式下,也可工作在同步模式下。( 对 ) 24.每个I/O端口位可以自由的编程,尽管I/O端口寄存器必须以32位字的方式访问。( 对 )
25.所有的GPIO引脚有一个内部微弱的上拉和下拉,当它们被配置为输入时可以是激活的或者非激活的。( 对)
26.所有的GPIO引脚有一个内部微弱的上拉和下拉,当它们被配置为输出时可以是激活的或者非激活的。( 错 )
27.端口输入数据寄存器的复位值为00000000H。( 对 )
28.端口输入数据寄存器位[15:0]是只读的,并且仅能按字访问,它们包含相关I/O端口的输入值。(对 )
29.端口输入数据寄存器位[7:0]是只读的,并且仅能按字访问,它们包含相关I/O端口的输入值。( 错 )
30.固件包里的Library文件夹包括一个标准的模板工程,该工程编译所有的库文件和所有用于创建一个新工程所必须的用户可修改文件。( 错 )
31.从是否可编程的角度 ,中断可分为固定优先级中断和可调整优先( 对 ) 32.从某种意义上说,异常就是中断。( 对 )
33.所谓不可屏蔽的中断就是优先级不可调整的中断。( 错 )
34.向量中断控制器只负责优先级的分配与管理,中断的使能和禁止和它无关。( 错 )
35.中断的优先级和它在中断向量表里的位置没有关系。( 错 ) 36.当抢占式优先级不一样时,一定会发生抢占。( 错 )