西安交通大学数字电子技术实验报告(4)

2019-03-03 13:17

'hC:a_to_g= 7'b0110001; 'hD:a_to_g= 7'b1000010; 'hE:a_to_g= 7'b0110000; 'hF:a_to_g= 7'b0111000; default:a_to_g= 7'b0000001;

endcase always@(*) begin an=4'b1111; an[s]=0; end

always@(posedge clk or posedge clr) begin if(clr==1) clkdiv<=0; else

clkdiv<=clkdiv+1; end

endmodule (2)约束文件

NET\NET\

NET\NET\NET\NET\NET\

NET\NET\NET\NET\NET\NET\

NET\NET\NET\NET\NET\NET\NET\NET\2.4位全加器

(1)VERILOG代码 module jiafaqi( input wire[3:0] a, input wire[3:0] b, output wire[3:0] s, output wire c4 ); wire[4:0] c; assign c[0]=0; assign s=a^b^c[3:0];

assign c[4:1]=a&b|c[3:0]&(a^b); assign c4=c[4]; endmodule (2)约束文件 NET\NET\NET\NET\NET\NET\NET\NET\

NET\NET\NET\NET\NET\3.4位比较器 (1)VERILOG代码 module bijiaoqi( input wire [3:0]A, input wire [3:0]B, output reg [2:0]y );

always@ (A or B) begin if(A>B)

y<=3'b001; else if(A==B) y<=3'b010; else y<=3'b100;

end

endmodule 2.约束文件 NET\NET\NET\NET\NET\NET\NET\NET\NET\NET\NET\

实验六、时序逻辑电路实验Ⅰ(2学时)

时序逻辑Ⅰ:

(1)设计一个秒脉冲发生器,用LED指示秒脉冲的发放(P144,(3))。(检查秒脉冲发生器的精度、能将1秒的脉冲周期改为2秒或3秒等);

(2) 试设计一个带有异步清零和同步置数信号的4位寄存器,并在开发板上验证(P145,(2))。将时钟信号改为2Hz或4Hz,观察异步清零和同步置数现象。(验收逻辑功能)


西安交通大学数字电子技术实验报告(4).doc 将本文的Word文档下载到电脑 下载失败或者文档不完整,请联系客服人员解决!

下一篇:华远五期绿色施工综合总结报告(1015) - 图文

相关阅读
本类排行
× 注册会员免费下载(下载后可以自由复制和排版)

马上注册会员

注:下载文档有可能“只有目录或者内容不全”等情况,请下载之前注意辨别,如果您已付费且无法下载或内容有问题,请联系我们协助你处理。
微信: QQ: