基于FPGA的QPSK系统设计

2019-03-22 12:10

QPSK

基于FPGA的QPSK系统设计

一、 实验目的

1、 利用FPGA实现QPSK调制解调电路设计与实现,加深对QPSK

的理性认识,通过实践提高动手能力以及理论联系实际的能力 2、 通过对电路模块的组合使用构成通信系统,加深对通信系统的

认识和理解,进一步体会《通信原理》课程中的理论知识 3、 通过本次试验进一步掌握对Quartus II软件以及VHDL编程语言

的使用

4、 通过本次课程设计的实践提高我们的实践操作能力、提高分析

问题和解决问题的能力

二、 设计任务及要求

利用FPGA实现QPSK调制解调电路设计与实现,用FPGA进行数据处理。实验中给定FPGA模块,D/A转换、A/D转换以及乘法器模块

三、 实验原理

1、FPGA简介

目前以硬件描述语言(Verilog 或 VHDL)所完成的电路设计,可以经过简单的综合与布局,快速的烧录至 FPGA 上进行测试,是现代 IC 设计验证的技术主流。这些可编辑元件可以被用来实现一些基本的逻辑门电路(比如AND、OR、XOR、NOT)或者更复杂一些的组合功能比如解码器或数学方程式。在大多数的FPGA里面,这些可编辑的元件里也包含记忆元件例如触发器(Flip-flop)或者其他更加完

1

QPSK

整的记忆块。

系统设计师可以根据需要通过可编辑的连接把FPGA内部的逻辑块连接起来,就好像一个电路试验板被放在了一个芯片里。一个出厂后的成品FPGA的逻辑块和连接可以按照设计者而改变,所以FPGA可以完成所需要的逻辑功能。

FPGA一般来说比ASIC(专用集成芯片)的速度要慢,无法完成复杂的设计,而且消耗更多的电能。但是他们也有很多的优点比如可以快速成品,可以被修改来改正程序中的错误和更便宜的造价。厂商也可能会提供便宜的但是编辑能力差的FPGA。因为这些芯片有比较差的可编辑能力,所以这些设计的开发是在普通的FPGA上完成的,然后将设计转移到一个类似于ASIC的芯片上。另外一种方法是用CPLD(复杂可编程逻辑器件备)。 本实验中使用的FPGA器件: 核心芯片:EP1C3T144 (ALTERA) 逻辑单元(LE):2910 个

该模块带有一个20MHz 的有源晶体,10MHz 时钟信号由FPGA 的第16 脚输入。FPGA 的可用引脚都被引出,位于模块的边缘,采用2.54mm 间距的接插件。该模块为FPGA 芯片提供了两种编程方式:JTAG 和Active Serial。JTAG 方式使用FPGA 芯片下方的JTAG1 编程接口,适合前期设计调试,逻辑写入FPGA 后可运行,但断电后逻辑不会被保存。Active Serial 方式采用FPGA 芯片上方的AS_CABLE1 编程接口,该方式编程速度较慢,适合系统联调,该方式写入的逻辑会

2

QPSK

被保存在EPCS1 配置芯片中,即使断电,逻辑也不会丢失。

虽然该模块的晶体频率固定为 10MHz,但可通过使用FPGA 内部的锁相环对时钟进行分频或倍频,产生实验需要的时钟频率。 2、乘法器模块 核心芯片:MC1496

该模块中含有两个电路配置相同的乘法器和一个由运算放大器构成的加法器。功能框图如下图所示。

该模块可完成两路中频信号与两路载波信号分别乘,之后相加混合成一路信号的功能。最后一级的加法器除完成加法外,还有两倍的放大作用。

3、D/A转换模块 核心芯片:MC1496

该模块可完成双通道的DA 转换,采用AD7528 作为核心芯片。AD7528 是一款双通道8 位DAC,两个通道共用一组8 位数据总线。该芯片的模拟电压建立时间为400ns。该模块 的功能框图如下图所示。

3

QPSK

4、 A/D 转换模块 核心芯片:TLC5510

模拟信号输入电压峰峰值:3V。

该模块采用 TLC5510 作为核心芯片,可完成双通道的AD 转换,转换采样率最大可达20MSps。在TLC5510 的输入端带有一级缓冲器,详细电路见附图。信号输入过程中,有隔直电容(C1,C5),只有信号的交流成分可被耦合进入缓冲器。缓冲器的直流偏置电压由电位器R29 和R30 确定。使用时,应调整输入信号幅值和缓冲器的直流偏置,使缓冲器的输出信号位于1.2V~4.4V 之间,超出部分不能被正确量化。

4

QPSK

5、 QPSK

QPSK信号有00、01、10、11四种状态。所以,对输入的二进制序列,首先必须分组,每两位码元一组。然后根据组合情况,用载波的四种相位表征它们。QPSK信号实际上是两路正交双边带信号。QPSK信号是两个正交的2PSK信号的合成,所以可仿照2PSK信号的相平解调法,用两个正交的相干载波分别检测A和B两个分量,然后还原成串行二进制数字信号,即可完成QPSK信号的解调。 QPSK的调制方法有两种:相乘电路法和相位选择法

电平 产生 Acos2πfct 二进制信息 载波发生器 串并 转换 90°移向 -Acos2πfct 已调 信号 电平 产生

图1 相乘电路法

5


基于FPGA的QPSK系统设计.doc 将本文的Word文档下载到电脑 下载失败或者文档不完整,请联系客服人员解决!

下一篇:美国药典溶出度试验方法的建立与验证指导原则的解读 - 图文

相关阅读
本类排行
× 注册会员免费下载(下载后可以自由复制和排版)

马上注册会员

注:下载文档有可能“只有目录或者内容不全”等情况,请下载之前注意辨别,如果您已付费且无法下载或内容有问题,请联系我们协助你处理。
微信: QQ: