图:1-16
2、将鼠标移至空白处并单击右键,出现如下图1-17所示对话窗口。
图:1-17
3、选择Enter nodes from snf选项并按左键确认,出现下图1-17所示对话筐,单击
和
按钮,选择欲仿真的I\\O管脚。
图1-17
4、单击OK按钮,列出仿真电路的输入、输出管脚图,如下图1-18所示。
在本电路中,1-18译码器的输出为灰色,表示未仿真前其输出是未知的。
图:1-18
5、调整管脚顺序,符合常规习惯,调整时只需选中某一管脚(如按住鼠标左键拖止相应位置即可完成。如图1-19所示。
)并
图:1-19
6、准备为电路输入端口添加激励波形,如下图3-10所示。选中欲添加信号的管脚,窗口左边的信号源即刻变成可操作状态,如箭头和圆括弧所示。根据实际电路要求选择信号源种类,在本电路中我们选择时钟信号就可以满足仿真要求。
图:1-20
7、选择仿真时间:视电路实际要求确定仿真时间长短,如下图1-21所示。在当前主菜单“File”的下拉菜单中选中“End Time”,出现如图3-11中箭头所指的窗口,在提示窗“Time”中输入仿真结束时间,即可修改仿真时间。在本实验中,我们选择软件的默认时间1us就能观察到3-8译码器的8个输出状态。
图:1-21
8、为A、B、C三输入端口添加信号:先选中A输入端“点击窗口左侧的时钟信号源图标“口。
”,然后再
”添加激励波形,出现下图1-22对话窗
图:1-22
9、在本例程中,我们选择初始电平为“0”,时钟周期倍数为“1”,(时钟周期倍