高速电路信号完整性分析与设计四(6)

2019-01-27 14:07

上升时间 所改善的反射信号 别称 不增加 二次反射 阻尼终端 不增加 一次反射 IBM终端 不增加 一次反射 分离式终端 增加 一次反射

4 不同工艺器件的端接策略

阻抗匹配与端接技术方案随着互联长度和电路中逻辑器件的家族在不同也会有所不同,只有针对具体情况,使用正确适当的端接方法才能有效地减小信号反射。

一般来说,对于一个CMOS工艺的驱动源,其输出阻抗值较稳定且接近传输线的阻抗值,因此对于CMOS器件使用串行端接技术就会获得较好的效果。而TTL工艺的驱动源在输出逻辑高电平和低电平时其输出阻抗有所不同,这时,使用并行戴维宁端接方案则是一种较好的策略。ECL器件一般都具有很低的输出阻抗,因此,在ECL电路的接收端使用一下拉端接电阻(下拉电平需要根据实际情况选取)来吸收能量则是ECL电路的通用端接技术。

当然,上述方法也不是绝对的,具体电路上的差别、网络拓扑结构的选取、接收端的负载数等都是可以影响端接策略的因素,因此在高速电路中实施电路的端接方案时,需要根据具体情况通过分析仿真来选取合适的端接方案以获得最佳的端接效果。 本章小结

缺 思考题

1. 什么是反射?反射是怎么产生的?反射有哪几种情况? 2. 怎样用网格图和Bergeron图来描述反射? 3. 分析上升时间与反射的关系。 4. 决定短传输线段有哪些因素?

5. 什么叫桩线?桩线对信号完整性的影响有哪些因素决定?怎样影响的? 6. 时域中电容器的阻抗是如何定义的?说明电容与上升时间的约束关系。 7. 什么叫时延累加?减小时延累加影响的方法。

8. 拐角怎样对信号传输线产生影响?过孔的电容量与哪些因素有关? 9. 什么叫有载线?分析一定电容的有载线上,不同时延对信号的影响。

10. 感性突变怎样对信号产生影响?采用什么补偿技术来控制串联回路电感产生的反射? 11. 抑制反射有哪些方法?

12. 总结反射有哪些重要的特性?

26


高速电路信号完整性分析与设计四(6).doc 将本文的Word文档下载到电脑 下载失败或者文档不完整,请联系客服人员解决!

下一篇:手持终端标准化总结(建议)

相关阅读
本类排行
× 注册会员免费下载(下载后可以自由复制和排版)

马上注册会员

注:下载文档有可能“只有目录或者内容不全”等情况,请下载之前注意辨别,如果您已付费且无法下载或内容有问题,请联系我们协助你处理。
微信: QQ: