数字逻辑电路与系统设计习题答案(2)

2020-04-14 02:47

VB?0.7V VC?VCES?0.3V

IB?6?0.76?0.3?0.177mA IC??1.9mA 3032.3试画出图P2.3中各门电路的输出波形,输入A、B的波形如图中所示。

ABABAB&F10At≥1F2B0图P2.3

=F3t

题2.3 解:

A0B0F10F20F30ttttt

2.5指出图P2.5中各TTL门电路的输出为什么状态(高电、低电平或高阻态)?

6

VCCVIH&F1VIL10k?≥1F2VIH&F3VIL≥1F451?10k?&≥1F8VCCVILVCC&F5ENVCC10k?VCC&ENVCCF65.1k?=1F7VCCVILVIL 图P2.5

题2.5 解:

F1?0;F2?1;F3?1;F4?0;

F5为高阻;F6为高阻;F7?1;F8?0。

2.7在图P2.7各电路中,每个输入端应怎样连接,才能得到所示的输出逻辑表达式。

&F1?A?B≥1F2?ABVCC&≥1&F4?A?BF3?AB?CD&

图P2.7

题2.7 解:

7

AB1&F1?A?BAB0≥1F2?ABVCCABCD00&≥1AB&F4?A?BF3?AB?CDAB&

2.9 试写出图P2.9所示CMOS电路的输出逻辑表达式。

(a) (b)

图P2.9

题2.9 解:

F1?A?B?A?B;F2?A?B?A?B

2.11试写出图P2.11中各NMOS门电路的输出逻辑表达式。

图P2.11

8

题2.11 解:

F1?A⊙B ;F2?A?B?C? ;F3?E??B?D??A?C??E?AB?CD 2.13试说明下列各种门电路中哪些可以将输出端并联使用(输入端的状态不一定相同)。 (1)具有推拉式输出级的TTL电路; (2)TTL电路的0C门; (3)TTL电路的三态输出门; (4)普通的CMOS门; (5)漏极开路输出的CMOS门; (6)CMOS电路的三态输出门。 题2.13 解:

(1)、(4)不可以;(2)、(3)、(5)、(6)可以。

第3章习题及解答

3.1分析图P3.1所示电路的逻辑功能,写出输出逻辑表达式,列出真值表,说明电路完成

何种逻辑功能。

≥1 AB≥1&F≥1

图P3.1

题3.1 解:根据题意可写出输出逻辑表达式,并列写真值表为:

A F?AB?AB 0 该电路完成同或功能

0 1

1

B 0 1 0 1 F 1 0 0 1 3.2 分析图P3.3所示电路的逻辑功能,写出输出F1和F2的逻辑表达式,列出真值表,说明

电路完成什么逻辑功能。

9

ABC& ≥1F1≥1& & 1& ≥1F2&

图P3.3

题3.3 解:根据题意可写出输出逻辑表达式为:

F1?A?B?C列写真值表为:

F2?AB?BC?AC

A 0 0 0 0 1 1 1 1

B 0 0 1 1 0 0 1 1 C 0 1 0 1 0 1 0 1 F1 0 1 1 0 1 0 0 1 F2 0 0 0 1 0 1 1 1 该电路构成了一个全加器。

3.5 写出图P3.5所示电路的逻辑函数表达式,其中以S3、S2、S1、S0作为控制信号,A,B

作为数据输入,列表说明输出Y在S3~S0作用下与A、B的关系。

10


数字逻辑电路与系统设计习题答案(2).doc 将本文的Word文档下载到电脑 下载失败或者文档不完整,请联系客服人员解决!

下一篇:劳务合同-混凝土

相关阅读
本类排行
× 注册会员免费下载(下载后可以自由复制和排版)

马上注册会员

注:下载文档有可能“只有目录或者内容不全”等情况,请下载之前注意辨别,如果您已付费且无法下载或内容有问题,请联系我们协助你处理。
微信: QQ: