LATTICE开发板原理图测试代码软件使用以及中文资料3(13)

2020-12-16 08:43

LATTICE开发板

图10 DQS走线

PIO

PIO内含4个块:输入寄存器块、输出寄存器块、三态寄存器块和控制逻辑块。这些块含有寄存器用于单数据率(SDR)和双数据率(DDR)运行,且伴有必须的时钟和选择逻辑。在这些块中,还有用于调整引入时钟和数据信号的可编程延时线。

输入寄存器块

输入寄存器块含有延时单元和用来调理信号的寄存器。图11为输入寄存器块的电路图。来自sysIO的输入信号DI送至输入寄存器块。在被选的块中,输入信号可以旁路寄存器和延时单元直接用作组合信号INDD,时钟INCK输入至DQS延时块。倘若未选择旁路信号,信号首先通过可选的延时块。使用全局时钟时,这个延时确保无需正的输入寄存器保持时间。


LATTICE开发板原理图测试代码软件使用以及中文资料3(13).doc 将本文的Word文档下载到电脑 下载失败或者文档不完整,请联系客服人员解决!

下一篇:十三五重点项目-水利水电、煤炭、天然气项目资金申请报告

相关阅读
本类排行
× 注册会员免费下载(下载后可以自由复制和排版)

马上注册会员

注:下载文档有可能“只有目录或者内容不全”等情况,请下载之前注意辨别,如果您已付费且无法下载或内容有问题,请联系我们协助你处理。
微信: QQ: